Bring up to date with approved issues as of April 2014.
[dwarf-doc.git] / dwarf5 / latexdoc / otherdebugginginformation.tex
1 \chapter{Other Debugging Information}
2 \label{chap:otherdebugginginformation}
3 % references to chapter 7 look like  {datarep:...}
4 This section describes debugging information that is not
5 represented in the form of debugging information entries and
6 is not contained within a \dotdebuginfo{} section.
7
8 In the descriptions that follow, these terms are used to
9 specify the representation of DWARF sections:
10 \begin{itemize}
11 \item
12 Initial length, section offset and 
13 \addtoindex{section length}, which are
14 defined in 
15 Sections \refersec{datarep:locationdescriptions} and 
16 \refersec{datarep:32bitand64bitdwarfformats}.
17 \item
18 Sbyte, 
19 \addtoindex{ubyte}, 
20 \addtoindex{uhalf}, and 
21 \addtoindex{uword}, 
22 which 
23 \addtoindexx{sbyte}
24 are defined in 
25 Section \refersec{datarep:integerrepresentationnames}.
26 \end{itemize}
27
28 \section{Accelerated Access}
29 \label{chap:acceleratedaccess}
30
31 \textit{A debugger frequently needs to find the debugging information
32 \addtoindexx{accelerated access}
33 for a program entity defined outside of the compilation unit
34 where the debugged program is currently stopped. Sometimes the
35 debugger will know only the name of the entity; sometimes only
36 the address. To find the debugging information associated with
37 a global entity by name, using the DWARF debugging information
38 entries alone, a debugger would need to run through all
39 entries at the highest scope within each compilation unit.}
40
41 \textit{Similarly, in languages in which the name of a type is
42 required to always refer to the same concrete type (such as
43 C++), a compiler may choose to elide type definitions in
44 all compilation units except one. In this case a debugger
45 needs a rapid way of locating the concrete type definition
46 by name. As with the definition of global data objects, this
47 would require a search of all the top level type definitions
48 of all compilation units in a program.}
49
50 \textit{To find the debugging information associated with a subroutine,
51 given an address, a debugger can use the low and high pc
52 attributes of the compilation unit entries to quickly narrow
53 down the search, but these attributes only cover the range
54 of addresses for the text associated with a compilation unit
55 entry. To find the debugging information associated with a
56 data object, given an address, an exhaustive search would be
57 needed. Furthermore, any search through debugging information
58 entries for different compilation units within a large program
59 would potentially require the access of many memory pages,
60 probably hurting debugger performance.}
61
62 To make lookups of program entities (data objects, functions
63 and types) by name or by address faster, a producer of DWARF
64 information may provide three different types of tables
65 containing information about the debugging information
66 entries owned by a particular compilation unit entry in a
67 more condensed format.
68
69 \subsection{Lookup by Name}
70
71 For lookup by name, 
72 \addtoindexx{lookup!by name}
73 two tables are maintained in separate
74 \addtoindexx{accelerated access!by name}
75 object file sections named 
76 \dotdebugpubnames{} for objects and
77 functions, and 
78 \dotdebugpubtypes{}
79 for types. Each table consists
80 of sets of variable length entries. Each set describes the
81 names of global objects and functions, or global types,
82 respectively, whose definitions are represented by debugging
83 information entries owned by a single compilation unit.
84
85 \textit{C++ member functions with a definition in the class declaration
86 are definitions in every compilation unit containing the
87 class declaration, but if there is no concrete out\dash of\dash line
88 instance there is no need to have a 
89 \dotdebugpubnames{} entry
90 for the member function.}
91
92 Each set begins with a header containing four values:
93 \begin{enumerate}[1. ]
94
95 \item \texttt{unit\_length} (\livelink{datarep:initiallengthvalues}{initial length}) \\
96 \addtoindexx{unit\_length}
97 The total length of the all of the entries for that set,
98 not including the length field itself 
99 (see Section \refersec{datarep:initiallengthvalues}).
100
101 \item  version (\addtoindex{uhalf}) \\
102 A version number
103 \addtoindexx{version number!name lookup table}
104 \addtoindexx{version number!type lookup table} 
105 (see Section \refersec{datarep:namelookuptables}). 
106 This number is specific
107 to the name lookup table and is independent of the DWARF
108 version number.
109
110 \item debug\_info\_offset (section offset) \\
111 The 
112 \addtoindexx{section offset!in .debug\_pubtypes header}
113 offset 
114 \addtoindexx{section offset!in .debug\_pubtypes header}
115 from the beginning of the 
116 \dotdebuginfo{} section of
117 the compilation unit header referenced by the set.
118
119 \item debug\_info\_length (section length) \\
120 \addtoindexx{section length!in .debug\_pubnames header}
121 The 
122 \addtoindexx{section length!in .debug\_pubtypes header}
123 size in bytes of the contents of the 
124 \dotdebuginfo{} section
125 generated to represent that compilation unit.
126 \end{enumerate}
127
128 This header is followed by a variable number of offset/name
129 pairs. Each pair consists of the section offset from the
130 beginning of the compilation unit corresponding to the current
131 set to the debugging information entry for the given object,
132 followed by a null\dash terminated character string representing
133 the name of the object as given by the \DWATname{} attribute
134 of the referenced debugging information entry. Each set of
135 names is terminated by an offset field containing zero (and
136 no following string).
137
138
139 In the case of the name of a function member or static data
140 member of a C++ structure, class or union, the name presented
141 in the 
142 \dotdebugpubnames{} 
143 section is not the simple name given
144 by the \DWATname{} attribute of the referenced debugging
145 information entry, but rather the fully qualified name of
146 the data or function member.
147
148 \subsection{Lookup by Address}
149
150 For 
151 \addtoindexx{lookup!by address}
152 lookup by address, a table is maintained in a separate
153 \addtoindexx{accelerated access!by address}
154 object file section called 
155 \dotdebugaranges{}. The table consists
156 of sets of variable length entries, each set describing the
157 portion of the program\textquoteright s address space that is covered by
158 a single compilation unit.
159
160 Each set begins with a header containing five values:
161 \begin{enumerate}[1. ]
162 \item \texttt{unit\_length} (\livelink{datarep:initiallengthvalues}{initial length}) \\
163 \addttindexx{unit\_length}
164 The total length of all of the
165 entries for that set, not including the length field itself
166 (see Section \refersec{datarep:initiallengthvalues}).
167
168 \item version (\addtoindex{uhalf}) \\
169 A version number\addtoindexx{version number!address lookup table} 
170 (see Appendix \refersec{app:dwarfsectionversionnumbersinformative}). 
171 This number is specific to the address lookup table and is
172 independent of the DWARF version number.
173
174 \item debug\_info\_offset (section offset) \\
175 The offset from the
176 \addtoindexx{section offset!in .debug\_pubnames header}
177 beginning of the \dotdebuginfo{} section of the
178 compilation unit header referenced by the set.
179
180 \item address\_size (\addtoindex{ubyte}) \\
181 The \addtoindex{size of an address}
182 in bytes on
183 \addtoindexx{address\_size}
184 the target architecture. For 
185 \addtoindexx{address space!segmented}
186 segmented addressing, this is
187 the size of the offset portion of the address.
188
189 \item segment\_size (\addtoindex{ubyte}) \\
190 The size of a segment selector in
191 \addtoindexx{segment\_size}
192 bytes on the target architecture. If the target system uses
193 a flat address space, this value is 0.
194
195 \end{enumerate}
196
197
198 This header is followed by a variable number of address range
199 descriptors. Each descriptor is a triple consisting of a
200 segment selector, the beginning address within that segment
201 of a range of text or data covered by some entry owned by
202 the corresponding compilation unit, followed by the non\dash zero
203 length of that range. A particular set is terminated by an
204 entry consisting of three zeroes. 
205 When the 
206 \addtoindex{segment\_size} value
207 is zero in the header, the segment selector is omitted so that
208 each descriptor is just a pair, including the terminating
209 entry. By scanning the table, a debugger can quickly decide
210 which compilation unit to look in to find the debugging
211 information for an object that has a given address.
212
213 \textit{If the range of addresses covered by the text and/or data
214 of a compilation unit is not contiguous, then there may be
215 multiple address range descriptors for that compilation unit.}
216
217
218
219
220 \section{Line Number Information}
221 \label{chap:linenumberinformation}
222 \textit{A source\dash level debugger will need to know how to
223 \addtoindexx{line number information|see{\textit{also} statement list attribute}}
224 associate locations in the source files with the corresponding
225 machine instruction addresses in the executable object or
226 the shared objects used by that executable object. Such an
227 association would make it possible for the debugger user
228 to specify machine instruction addresses in terms of source
229 locations. This would be done by specifying the line number
230 and the source file containing the statement. The debugger
231 can also use this information to display locations in terms
232 of the source files and to single step from line to line,
233 or statement to statement.}
234
235 Line number information generated for a compilation unit is
236 represented in the 
237 \dotdebugline{} section of an object file and
238 is referenced by a corresponding compilation unit debugging
239 information entry 
240 (see Section \refersec{chap:normalandpartialcompilationunitentries}) 
241 in the \dotdebuginfo{}
242 section.
243
244 \textit{Some computer architectures employ more than one instruction
245 set (for example, the ARM 
246 \addtoindexx{ARM instruction set architecture}
247 and 
248 MIPS architectures support
249 \addtoindexx{MIPS instruction set architecture}
250 a 32\dash bit as well as a 16\dash bit instruction set). Because the
251 instruction set is a function of the program counter, it is
252 convenient to encode the applicable instruction set in the
253 \dotdebugline{} section as well.}
254
255 \textit{If space were not a consideration, the information provided
256 in the \dotdebugline{} 
257 section could be represented as a large
258 matrix, with one row for each instruction in the emitted
259 object code. The matrix would have columns for:}
260 \begin{itemize}
261 \item \textit{the source file name}
262 \item \textit{the source line number}
263 \item \textit{the source column number}
264 \item \textit{whether this instruction is the beginning of a source statement}
265 \item \textit{whether this instruction is the beginning of a \addtoindex{basic block}}
266 \item \textit{and so on}
267 \end{itemize}
268 \textit{Such a matrix, however, would be impractically large. We
269 shrink it with two techniques. First, we delete from
270 the matrix each row whose file, line, source column and
271 \addtoindex{discriminator} information 
272 is identical with that of its
273 predecessors. Any deleted row would never be the beginning of
274 a source statement. Second, we design a byte\dash coded language
275 for a state machine and store a stream of bytes in the object
276 file instead of the matrix. This language can be much more
277 compact than the matrix. When a consumer of the line number
278 information executes, it must \doublequote{run} the state machine
279 to generate the matrix for each compilation unit it is
280 interested in.  The concept of an encoded matrix also leaves
281 room for expansion. In the future, columns can be added to the
282 matrix to encode other things that are related to individual
283 instruction addresses.}
284
285 \textit{When the set of addresses of a compilation unit cannot be
286 described as a single contiguous range, there will be a
287 separate matrix for each contiguous subrange.}
288
289 \subsection{Definitions}
290
291 The following terms are used in the description of the line
292 number information format:
293
294
295 \begin{longtable} {lp{9cm}}
296 state machine &
297 The hypothetical machine used by a consumer of the line number
298 information to expand the byte\dash coded 
299 instruction stream into a matrix of
300 line number information. \\
301
302 line number program &
303 A series of byte\dash coded 
304 line number information instructions representing
305 one compilation unit. \\
306
307 \addtoindex{basic block} &
308  A sequence of instructions where only the first instruction may be a
309 branch target and only the last instruction may transfer control. A
310 procedure invocation is defined to be an exit from a 
311 \addtoindex{basic block}.
312
313 \textit{A \addtoindex{basic block} does not 
314 necessarily correspond to a specific source code
315 construct.} \\
316
317
318 sequence &
319 A series of contiguous target machine instructions. One compilation unit
320 may emit multiple sequences (that is, not all instructions within a
321 compilation unit are assumed to be contiguous). \\
322 \end{longtable}
323
324 \needlines{5}
325 \subsection{State Machine Registers}
326 \label{chap:statemachineregisters}
327 The line number information state machine has the following 
328 registers:
329 \begin{longtable}{l|p{9cm}}
330   \caption{State machine registers } \\
331   \hline \bfseries Register name&\bfseries Meaning\\ \hline
332 \endfirsthead
333   \bfseries Register name&\bfseries Meaning\\ \hline
334 \endhead
335   \hline \emph{Continued on next page}
336 \endfoot
337   \hline
338 \endlastfoot
339 \addtoindexi{\texttt{address}}{address register!in line number machine}&
340 The program\dash counter value corresponding to a machine instruction
341 generated by the compiler. \\
342
343 \addttindex{op\_index} &
344 An unsigned integer representing the index of an operation within a VLIW
345 instruction. The index of the first operation is 0. For non\dash VLIW
346 architectures, this register will always be 0.
347
348 The \texttt{address} and \addttindex{op\_index} registers,
349 taken together, form an operation
350 pointer that can reference any individual operation within the instruction
351 stream. \\
352
353
354 \addttindex{file} &
355 An unsigned integer indicating the identity of the source file
356 corresponding to a machine instruction. \\
357
358 \addttindex{line} &
359 An unsigned integer indicating a source line number. Lines are numbered
360 beginning at 1. The compiler may emit the value 0 in cases where an
361 instruction cannot be attributed to any source line. \\
362
363 \addttindex{column} &
364 An unsigned integer indicating a column number within a source line.
365 Columns are numbered beginning at 1. The value 0 is reserved to indicate
366 that a statement begins at the \doublequote{left edge} of the line. \\
367
368 \addttindex{is\_stmt} &
369 A boolean indicating that the current instruction is a recommended
370 breakpoint location. A recommended breakpoint location 
371 is intended to \doublequote{represent} a line, a 
372 statement and/or a semantically distinct subpart of a
373 statement. \\
374
375 \addttindex{basic\_block}  &
376 A boolean indicating that the current instruction is the beginning of a
377 \addtoindex{basic block}. \\
378
379 \addttindex{end\_sequence} &
380 A boolean indicating that the current address is that of the first byte after
381 the end of a sequence of target machine instructions. 
382 \addttindex{end\_sequence}
383 terminates a sequence of lines; therefore other information in the same
384 row is not meaningful. \\
385
386 \addttindex{prologue\_end} &
387 A boolean indicating that the current address is one (of possibly many)
388 where execution should be suspended for an entry breakpoint of a
389 function. \\
390
391 \addttindex{epilogue\_begin} &
392 A boolean indicating that the current address is one (of possibly many)
393 where execution should be suspended for an exit breakpoint of a function. \\
394
395 \addttindex{isa} &
396 An unsigned integer whose value encodes the applicable
397 instruction set architecture for the current instruction.
398
399 \textit{The encoding of instruction sets should be shared by all
400 users of a given architecture. It is recommended that this
401 encoding be defined by the ABI authoring committee for each
402 architecture.} \\
403
404 \addttindex{discriminator} &
405 An unsigned integer identifying the block to which the
406 current instruction belongs. Discriminator values are assigned
407 arbitrarily by the DWARF producer and serve to distinguish
408 among multiple blocks that may all be associated with the
409 same source file, line, and column. Where only one block
410 exists for a given source position, the discriminator value
411 should be zero. \\
412 \end{longtable}
413
414 \clearpage      % Keep this sentence with the following table
415 At the beginning  of each sequence within a line number
416 program, the state of the registers is:
417 \begin{center}
418 \begin{tabular}{lp{9.5cm}}
419 \texttt{address} & 0 \\
420 \addttindex{op\_index} & 0 \\
421 \texttt{file} & 1 \\
422 \texttt{line} & 1 \\
423 \texttt{column} & 0 \\
424 \addttindex{is\_stmt} & determined by \addttindex{default\_is\_stmt} 
425                                                                         in the line number program header \\
426 \addttindex{basic\_block}    & \doublequote{false} \addtoindexx{basic block} \\
427 \addttindex{end\_sequence}   & \doublequote{false} \\
428 \addttindex{prologue\_end}   & \doublequote{false} \\
429 \addttindex{epilogue\_begin} & \doublequote{false} \\
430 \addttindex{isa} & 0 \\
431 \addttindex{discriminator} & 0 \\
432 \end{tabular}
433 \end{center}
434
435 \textit{The 
436 \addttindex{isa} value 0 specifies that the instruction set is the
437 architecturally determined default instruction set. This may
438 be fixed by the ABI, or it may be specified by other means,
439 for example, by the object file description.}
440 \subsection{Line Number Program Instructions}
441 The state machine instructions in a line number program belong to one of three categories:
442
443 \begin{enumerate}[1. ]
444 \item special opcodes \\
445 These have a \addtoindex{ubyte} opcode field and no operands.\vspace{1ex}
446
447 \textit{Most of the instructions in a 
448 line number program are special opcodes.}
449
450 \item standard opcodes \\
451 These have a \addtoindex{ubyte} opcode field which may be followed by zero or more
452 \addtoindex{LEB128} operands (except for 
453 \mbox{\DWLNSfixedadvancepc,} see below).
454 The opcode implies the number of operands and their meanings, but the
455 line number program header also specifies the number of operands for
456 each standard opcode.
457
458 \needlines{6}
459 \item extended opcodes \\
460 These have a multiple byte format. The first byte is zero; the next bytes
461 are an unsigned LEB128\addtoindexx{LEB128!unsigned} integer giving the number of bytes in the
462 instruction itself (does not include the first zero byte or the size). The
463 remaining bytes are the instruction itself (which begins with a \addtoindex{ubyte}
464 extended opcode). \\
465 \end{enumerate}
466
467
468 \subsection{The Line Number Program Header}
469
470 The optimal encoding of line number information depends to a
471 certain degree upon the architecture of the target machine. The
472 line number program header provides information used by
473 consumers in decoding the line number program instructions for
474 a particular compilation unit and also provides information
475 used throughout the rest of the line number program.
476
477 The line number program for each compilation unit begins with
478 a header containing the following fields in order:
479
480 \begin{enumerate}[1. ]
481 \item \texttt{unit\_length} (\livelink{datarep:initiallengthvalues}{initial length})  \\
482 \addttindexx{unit\_length}
483 The size in bytes of the line number information for this
484 compilation unit, not including the length field itself
485 (see Section \refersec{datarep:initiallengthvalues}). 
486
487 \item \texttt{version} (\addtoindex{uhalf}) \\
488 A version number\addtoindexx{version number!line number information} 
489 (see Appendix \refersec{datarep:linenumberinformation}). 
490 This number is specific to
491 the line number information and is independent of the DWARF
492 version number. 
493
494 \item \texttt{header\_length}  \\
495 The number of bytes following the \addttindex{header\_length} field to the
496 beginning of the first byte of the line number program itself.
497 In the \thirtytwobitdwarfformat, this is a 4\dash byte unsigned
498 length; in the \sixtyfourbitdwarfformat, this field is an
499 8\dash byte unsigned length 
500 (see Section \refersec{datarep:32bitand64bitdwarfformats}). 
501
502 \item \texttt{minimum\_instruction\_length} (\addtoindex{ubyte})  \\
503 \addttindexx{minimum\_instruction\_length}
504 The size in bytes of the smallest target machine
505 instruction. Line number program opcodes that alter
506 the \texttt{address} and \addttindex{op\_index}
507 registers use this and
508 \addttindex{maximum\_operations\_per\_instruction}
509 (see following) in their calculations. 
510
511 \needlines{9}
512 \item \texttt{maximum\_operations\_per\_instruction} (\addtoindex{ubyte}) \\
513 The 
514 \addttindexx{maximum\_operations\_per\_instruction}
515 maximum number of individual operations that may be
516 encoded in an instruction. Line number program opcodes
517 that alter the \texttt{address} and 
518 \addttindex{op\_index} registers use this and
519 \addttindex{minimum\_instruction\_length} (see preceding)
520 in their calculations.
521
522 For non-VLIW
523 architectures, this field is 1, the \addttindex{op\_index} register is always
524 0, and the operation pointer is simply the \texttt{address} register.
525
526 \needlines{4}
527 \item \texttt{default\_is\_stmt} (\addtoindex{ubyte}) \\
528 \addttindexx{default\_is\_stmt}
529 The initial value of the \addttindex{is\_stmt} register.  
530
531 \textit{A simple approach
532 to building line number information when machine instructions
533 are emitted in an order corresponding to the source program
534 is to set \addttindex{default\_is\_stmt}
535 to \doublequote{true} and to not change the
536 value of the \addttindex{is\_stmt} register 
537 within the line number program.
538 One matrix entry is produced for each line that has code
539 generated for it. The effect is that every entry in the
540 matrix recommends the beginning of each represented line as
541 a breakpoint location. This is the traditional practice for
542 unoptimized code.}
543
544 \textit{A more sophisticated approach might involve multiple entries in
545 the matrix for a line number; in this case, at least one entry
546 (often but not necessarily only one) specifies a recommended
547 breakpoint location for the line number. \DWLNSnegatestmt{}
548 opcodes in the line number program control which matrix entries
549 constitute such a recommendation and 
550 \addttindex{default\_is\_stmt} might
551 be either \doublequote{true} or \doublequote{false.} This approach might be
552 used as part of support for debugging optimized code.}
553
554 \item \texttt{line\_base} (\addtoindex{sbyte}) \\
555 \addttindexx{line\_base}
556 This parameter affects the meaning of the special opcodes. See below.
557
558 \item \texttt{line\_range} (\addtoindex{ubyte}) \\
559 \addttindexx{line\_range}
560 This parameter affects the meaning of the special opcodes. See below.
561
562 \item \texttt{opcode\_base} (\addtoindex{ubyte}) \\
563 The 
564 \addttindexx{opcode\_base}
565 number assigned to the first special opcode.
566
567 \textit{Opcode base is typically one greater than the highest-numbered
568 \addttindexx{opcode\_base}
569 standard opcode defined for the specified version of the line
570 number information (12 in DWARF Versions 3, 4 and 5,
571 \addtoindexx{DWARF Version 3}
572 \addtoindexx{DWARF Version 4}
573 \addtoindexx{DWARF Version 5}
574 and 9 in
575 \addtoindexx{DWARF Version 2}
576 Version 2).  
577 If opcode\_base is less than the typical value,
578 \addttindexx{opcode\_base}
579 then standard opcode numbers greater than or equal to the
580 opcode base are not used in the line number table of this unit
581 (and the codes are treated as special opcodes). If \texttt{opcode\_base}
582 is greater than the typical value, then the numbers between
583 that of the highest standard opcode and the first special
584 opcode (not inclusive) are used for vendor specific extensions.}
585
586 \needlines{4}
587 \item \texttt{standard\_opcode\_lengths} (array of \addtoindex{ubyte}) \\
588 \addttindexx{standard\_opcode\_lengths}
589 This array specifies the number of \addtoindex{LEB128} operands for each
590 of the standard opcodes. The first element of the array
591 corresponds to the opcode whose value is 1, and the last
592 element corresponds to the opcode whose value 
593 is \texttt{opcode\_base - 1}.
594
595 \textit{By increasing \texttt{opcode\_base}, and adding elements to this array,
596 \addttindexx{opcode\_base}
597 new standard opcodes can be added, while allowing consumers who
598 do not know about these new opcodes to be able to skip them.}
599
600 \textit{Codes for vendor specific extensions, if any, are described
601 just like standard opcodes.}
602
603 \item \texttt{file\_entry\_format} (\addtoindex{ubyte}) \\
604 A format code indicating the format of certain data in the 
605 entries of the file names field (see below). The format codes 
606 and their meanings are as follows:
607 \begin{itemize}
608 \item \DWLNFtimestampsizeTARG \\
609 Entries contain a modification timestamp and file size.
610 \item \DWLNFMDfiveTARG \\
611 Entries contain an \MDfive{} digest of the file contents.
612 \end{itemize}
613
614 \needlines{3}
615 \item \texttt{include\_directories} (sequence of path names) \\
616 Entries 
617 \addttindexx{include\_directories}
618 in this sequence describe each path that was searched
619 for included source files in this compilation. (The paths
620 include those directories specified explicitly by the user for
621 the compiler to search and those the compiler searches without
622 explicit direction.) Each path entry is either a full path name
623 or is relative to the current directory of the compilation.
624
625 The last entry is followed by a single null byte.
626
627 The line number program assigns numbers to each of the file
628 entries in order, beginning with 1. The current directory of
629 the compilation is understood to be the zeroth entry and is
630 not explicitly represented.
631
632 \item  \texttt{file\_names} (sequence of file entries) \\
633 Entries 
634 \addtoindexx{file names}
635 in 
636 \addttindexx{file\_names}
637 this sequence describe source files that contribute
638 to the line number information for this compilation unit or is
639 used in other contexts, such as in a 
640 \livelinki{chap:declarationcoordinates}{declaration coordinate}{declaration coordinates} or
641 a macro file inclusion. Each entry consists of the following
642 values:
643
644
645 \begin{itemize}
646 \item A null\dash terminated string containing the full or relative
647 path name of a source file. If the entry contains a file
648 name or relative path name, the file is located relative
649 to either the compilation directory (as specified by the
650 \DWATcompdir{} 
651 attribute given in the compilation unit) or one
652 of the directories listed in the 
653 \addttindex{include\_directories} section.
654
655 \item An unsigned LEB128\addtoindexx{LEB128!unsigned} 
656 number representing the directory
657 index of a directory in the 
658 \addttindex{include\_directories} section.
659
660 \item If \texttt{file\_entry\_format} (see above) is \DWLNFtimestampsize:
661 \begin{itemize}
662     \item An unsigned LEB128\addtoindexx{LEB128!unsigned}
663     number representing the
664     (implementation-\linebreak[0]defined) time of last modification for
665     the file, or 0 if not available.
666
667     \item An unsigned LEB128\addtoindexx{LEB128!unsigned} 
668     number representing the length in
669     bytes of the file, or 0 if not available.  
670 \end{itemize}
671 If \texttt{file\_entry\_format} is \DWLNFMDfive:
672 \begin{itemize}
673 \item A 16-byte \MDfive{} digest of the file contents.
674 \end{itemize}
675
676 \end{itemize}
677
678 The last entry is followed by a single null byte.
679
680 The directory index represents an entry in the
681 \addttindex{include\_directories} section. 
682 The index is 0 if the file was
683 found in the current directory of the compilation, 1 if it
684 was found in the first directory in the 
685 \addttindex{include\_directories}
686 section, and so on. The directory index is ignored for file
687 names that represent full path names.
688
689 The primary source file is described by an entry whose path
690 name exactly matches that given in the \DWATname{} attribute
691 in the compilation unit, and whose directory is understood
692 to be given by the implicit entry with index 0.
693
694 The line number program assigns numbers to each of the file
695 entries in order, beginning with 1, and uses those numbers
696 instead of file names in the file register.
697
698 \textit{A compiler may generate a single null byte for the file
699 names field and define file names using the extended opcode
700 \DWLNEdefinefile{} (when \texttt{file\_entry\_format} is \DWLNFtimestampsize) or
701 \DWLNEdefinefileMDfive{} (when \texttt{file\_entry\_format} is \DWLNFMDfive).}
702
703
704 \end{enumerate}
705
706 \subsection{The Line Number Program}
707
708 As stated before, the goal of a line number program is to build
709 a matrix representing one compilation unit, which may have
710 produced multiple sequences of target machine instructions.
711 Within a sequence, addresses 
712 \addtoindexx{operation pointer}
713 (operation pointers) may only
714 increase. (Line numbers may decrease in cases of pipeline
715 scheduling or other optimization.)
716
717 \subsubsection{Special Opcodes} 
718 \label{chap:specialopcodes}
719 Each \addtoindex{ubyte} special opcode has the following effect on the state machine:
720
721 \begin{enumerate}[1. ]
722
723 \item  Add a signed integer to the \texttt{line} register.
724
725 \item  Modify the \addtoindex{operation pointer} by incrementing the
726 \texttt{address} and \addttindex{op\_index} registers as described below.
727
728 \item  Append a row to the matrix using the current values
729 of the state machine registers.
730
731 \item  Set the \addttindex{basic\_block} register to \doublequote{false.} \addtoindexx{basic block}
732 \item  Set the \addttindex{prologue\_end} register to \doublequote{false.}
733 \item  Set the \addttindex{epilogue\_begin} register to \doublequote{false.}
734 \item  Set the \addttindex{discriminator} register to 0.
735
736 \end{enumerate}
737
738 All of the special opcodes do those same seven things; they
739 differ from one another only in what values they add to the
740 \texttt{line}, \texttt{address} and \addttindex{op\_index} registers.
741
742
743 \textit{Instead of assigning a fixed meaning to each special opcode,
744 the line number program uses several parameters in the header
745 to configure the instruction set. There are two reasons
746 for this.  First, although the opcode space available for
747 special opcodes now ranges from 13 through 255, the lower
748 bound may increase if one adds new standard opcodes. Thus, the
749 \texttt{opcode\_base} field of the line number program header gives the
750 value of the first special opcode. Second, the best choice of
751 special\dash opcode meanings depends on the target architecture. For
752 example, for a RISC machine where the compiler\dash generated code
753 interleaves instructions from different lines to schedule
754 the pipeline, it is important to be able to add a negative
755 value to the \texttt{line} register to express the fact that a later
756 instruction may have been emitted for an earlier source
757 line. For a machine where pipeline scheduling never occurs,
758 it is advantageous to trade away the ability to decrease
759 the \texttt{line} register (a standard opcode provides an alternate
760 way to decrease the line number) in return for the ability
761 to add larger positive values to the \texttt{address} register. To
762 permit this variety of strategies, the line number program
763 header defines a 
764 \addttindex{line\_base}
765 field that specifies the minimum
766 value which a special opcode can add to the line register
767 and a 
768 \addttindex{line\_range}
769 field that defines the range of values it
770 can add to the line register.}
771
772
773 A special opcode value is chosen based on the amount that needs
774 to be added to the \texttt{line}, \texttt{address} and \addttindex{op\_index} registers.
775 The maximum line increment for a special opcode is the value
776 of the 
777 \addttindex{line\_base}
778 field in the header, plus the value of the 
779 \addttindex{line\_range} field, minus 1 (line base + 
780 line range - 1). 
781 If the desired line increment is greater than the maximum
782 line increment, a standard opcode must be used instead of a
783 special opcode. The \addtoindex{operation advance} represents the number
784 of operations to skip when advancing the \addtoindex{operation pointer}.
785
786 \needlines{6}
787 The special opcode is then calculated using the following formula:
788 \begin{alltt}
789   opcode = 
790     (\textit{desired line increment} - \addttindex{line\_base}) +
791       (\addttindex{line\_range} * \textit{operation advance}) + \addttindex{opcode\_base}
792 \end{alltt}
793 If the resulting opcode is greater than 255, a standard opcode
794 must be used instead.
795
796 \textit{When \addttindex{maximum\_operations\_per\_instruction} is 1, 
797 the operation advance is simply the address increment divided by the
798 \addttindex{minimum\_instruction\_length}.}
799
800 \needlines{6}
801 To decode a special opcode, subtract the \addttindex{opcode\_base} from
802 the opcode itself to give the \textit{adjusted opcode}. 
803 The \textit{operation advance} 
804 is the result of the adjusted opcode divided by the
805 \texttt{line\_range}. The new \texttt{address} and 
806 \addttindex{op\_index} values are given by
807 \begin{alltt}
808   \textit{adjusted opcode} = opcode \dash opcode\_base
809   \textit{operation advance} = \textit{adjusted opcode} / line\_range
810
811   new address = address +
812     \addttindex{minimum\_instruction\_length} *
813       ((\addttindex{op\_index} + \addtoindex{operation advance}) / \addttindex{maximum\_operations\_per\_instruction})
814
815   new op\_index =
816     (\addttindex{op\_index} + \addtoindex{operation advance}) \% \addttindex{maximum\_operations\_per\_instruction}
817 \end{alltt}
818
819 \textit{When the \addttindex{maximum\_operations\_per\_instruction} field is 1,
820 \texttt{op\_index} is always 0 and these calculations simplify to those
821 given for addresses in 
822 \addtoindex{DWARF Version 3}.}
823
824 The amount to increment the line register is the 
825 \addttindex{line\_base} plus
826 the result of the 
827 \textit{\addtoindex{adjusted opcode}} modulo the 
828 \addttindex{line\_range}. That
829 is,
830
831 \begin{alltt}
832   line increment = \addttindex{line\_base} + (\textit{adjusted opcode} \% \addttindex{line\_range})
833 \end{alltt}
834
835 \textit{As an example, suppose that the opcode\_base is 13, 
836 \addttindex{line\_base} is -3, 
837 \addttindex{line\_range} is 12, 
838 \addttindex{minimum\_instruction\_length} is 1
839 and 
840 \addttindex{maximum\_operations\_per\_instruction} is 1. 
841 This means that
842 we can use a special opcode whenever two successive rows in
843 the matrix have source line numbers differing by any value
844 within the range [-3, 8] and (because of the limited number
845 of opcodes available) when the difference between addresses
846 is within the range [0, 20], but not all line advances are
847 available for the maximum \addtoindex{operation advance} (see below).}
848
849 \textit{The resulting opcode mapping is shown in
850 Figure \refersec{fig:examplelinenumberspecialopcodemapping}.}
851
852 \begin{figure}[ht]
853 \begin{alltt}\textit{
854                         Line Advance
855    Operation  
856      Advance    -3  -2  -1   0   1   2   3   4   5   6   7   8
857    ---------   -----------------------------------------------
858            0    13  14  15  16  17  18  19  20  21  22  23  24
859            1    25  26  27  28  29  30  31  32  33  34  35  36
860            2    37  38  39  40  41  42  43  44  45  46  47  48
861            3    49  50  51  52  53  54  55  56  57  58  59  60
862            4    61  62  63  64  65  66  67  68  69  70  71  72
863            5    73  74  75  76  77  78  79  80  81  82  83  84
864            6    85  86  87  88  89  90  91  92  93  94  95  96
865            7    97  98  99 100 101 102 103 104 105 106 107 108
866            8   109 110 111 112 113 114 115 116 117 118 119 120
867            9   121 122 123 124 125 126 127 128 129 130 131 132
868           10   133 134 135 136 137 138 139 140 141 142 143 144
869           11   145 146 147 148 149 150 151 152 153 154 155 156
870           12   157 158 159 160 161 162 163 164 165 166 167 168
871           13   169 170 171 172 173 174 175 176 177 178 179 180
872           14   181 182 183 184 185 186 187 188 189 190 191 192
873           15   193 194 195 196 197 198 199 200 201 202 203 204
874           16   205 206 207 208 209 210 211 212 213 214 215 216
875           17   217 218 219 220 221 222 223 224 225 226 227 228 
876           18   229 230 231 232 233 234 235 236 237 238 239 240 
877           19   241 242 243 244 245 246 247 248 249 250 251 252
878           20   253 254 255
879 }\end{alltt}
880 \caption{Example line number special opcode mapping}
881 \label{fig:examplelinenumberspecialopcodemapping}
882 \end{figure}
883
884 \textit{There is no requirement that the expression 
885 255 - \addttindex{line\_base} + 1 be an integral multiple of
886 \addttindex{line\_range}. }
887
888 \subsubsection{Standard Opcodes}
889 \label{chap:standardopcodes}
890
891
892 The standard opcodes, their applicable operands and the
893 actions performed by these opcodes are as follows:
894
895 \begin{enumerate}[1. ]
896
897 \item \textbf{\DWLNScopyTARG} \\
898 The \DWLNScopyTARG{} 
899 opcode takes no operands. It appends a row
900 to the matrix using the current values of the state machine
901 registers. Then it sets the \addttindex{discriminator} register to 0,
902 and sets the \addttindex{basic\_block}, 
903 \addttindex{prologue\_end} and 
904 \addttindex{epilogue\_begin}
905 registers to \doublequote{false.}
906
907 \needlines{5}
908 \item \textbf{\DWLNSadvancepcTARG} \\
909 The \DWLNSadvancepcTARG{} 
910 opcode takes a single unsigned LEB128\addtoindexx{LEB128!unsigned}
911 operand as the \addtoindex{operation advance} and modifies the \texttt{address}
912 and \addttindex{op\_index} registers as specified in 
913 Section \refersec{chap:specialopcodes}.
914
915 \item \textbf{\DWLNSadvancelineTARG} \\
916 The \DWLNSadvancelineTARG{} 
917 opcode takes a single signed LEB128\addtoindexx{LEB128!signed}
918 operand and adds that value to the \texttt{line} register of the
919 state machine.
920
921 \needlines{4}
922 \item \textbf{\DWLNSsetfileTARG} \\ 
923 The \DWLNSsetfileTARG{} opcode takes a single
924 unsigned LEB128\addtoindexx{LEB128!unsigned} 
925 operand and stores it in the \texttt{file} register
926 of the state machine.
927
928 \needlines{4}
929 \item \textbf{\DWLNSsetcolumnTARG} \\ 
930 The \DWLNSsetcolumnTARG{} opcode takes a
931 single unsigned LEB128\addtoindexx{LEB128!unsigned} operand 
932 and stores it in the \texttt{column}
933 register of the state machine.
934
935 \needlines{4}
936 \item \textbf{\DWLNSnegatestmtTARG} \\
937 The \DWLNSnegatestmtTARG{} opcode takes no
938 operands. It sets the \addttindex{is\_stmt} register of the state machine
939 to the logical negation of its current value.
940
941 \needlines{4}
942 \item \textbf{\DWLNSsetbasicblockTARG} \\
943 The \DWLNSsetbasicblockTARG{}
944 opcode
945 \addtoindexx{basic block}
946 takes no operands. 
947 It sets the \addttindex{basic\_block} register of the
948 state machine to \doublequote{true.}
949
950
951
952 \item \textbf{\DWLNSconstaddpcTARG} \\
953 The \DWLNSconstaddpcTARG{} opcode takes
954 no operands. It advances the \texttt{address} and \addttindex{op\_index} registers
955 by the increments corresponding to special opcode 255.
956
957 \textit{When the line number program needs to advance the \texttt{address}
958 by a small amount, it can use a single special opcode,
959 which occupies a single byte. When it needs to advance the
960 \texttt{address} by up to twice the range of the last special opcode,
961 it can use \DWLNSconstaddpc{} followed by a special opcode,
962 for a total of two bytes. Only if it needs to advance the
963 address by more than twice that range will it need to use
964 both \DWLNSadvancepc{} and a special opcode, requiring three
965 or more bytes.}
966
967 \item \textbf{\DWLNSfixedadvancepcTARG} \\ 
968 The \DWLNSfixedadvancepcTARG{} opcode
969 takes a single \addtoindex{uhalf} (unencoded) operand and adds it to the
970 \texttt{address} register of the state machine and sets the \addttindex{op\_index}
971 register to 0. This is the only standard opcode whose operand
972 is \textbf{not} a variable length number. It also does 
973 \textbf{not} multiply the
974 operand by the \addttindex{minimum\_instruction\_length} 
975 field of the header.
976
977 \textit{Existing assemblers cannot emit 
978 \DWLNSadvancepc{} or special
979 opcodes because they cannot encode \addtoindex{LEB128} numbers or judge when
980 the computation of a special opcode overflows and requires
981 the use of \DWLNSadvancepc. Such assemblers, however, can
982 use \DWLNSfixedadvancepc{} instead, sacrificing compression.}
983
984 \needlines{6}
985 \item \textbf{\DWLNSsetprologueendTARG} \\
986 The \DWLNSsetprologueendTARG{}
987 opcode takes no operands. It sets the 
988 \addttindex{prologue\_end} register
989 to \doublequote{true.}
990
991 \textit{When a breakpoint is set on entry to a function, it is
992 generally desirable for execution to be suspended, not on the
993 very first instruction of the function, but rather at a point
994 after the function's frame has been set up, after any language
995 defined local declaration processing has been completed,
996 and before execution of the first statement of the function
997 begins. Debuggers generally cannot properly determine where
998 this point is. This command allows a compiler to communicate
999 the location(s) to use.}
1000
1001 \textit{In the case of optimized code, there may be more than one such
1002 location; for example, the code might test for a special case
1003 and make a fast exit prior to setting up the frame.}
1004
1005 \textit{Note that the function to which the 
1006 \addtoindex{prologue end} applies cannot
1007 be directly determined from the line number information alone;
1008 it must be determined in combination with the subroutine
1009 information entries of the compilation (including inlined
1010 subroutines).}
1011
1012
1013 \item \textbf{\DWLNSsetepiloguebeginTARG} \\
1014 The \DWLNSsetepiloguebeginTARG{} opcode takes no operands. It
1015 sets the \addttindex{epilogue\_begin} register to \doublequote{true.}
1016
1017 \textit{When a breakpoint is set on the exit of a function or execution
1018 steps over the last executable statement of a function, it is
1019 generally desirable to suspend execution after completion of
1020 the last statement but prior to tearing down the frame (so that
1021 local variables can still be examined). Debuggers generally
1022 cannot properly determine where this point is. This command
1023 allows a compiler to communicate the location(s) to use.}
1024
1025 \textit{Note that the function to which the 
1026 \addtoindex{epilogue end} applies cannot
1027 be directly determined from the line number information alone;
1028 it must be determined in combination with the subroutine
1029 information entries of the compilation (including inlined
1030 subroutines).}
1031
1032 \textit{In the case of a trivial function, both 
1033 \addtoindex{prologue end} and
1034 \addtoindex{epilogue begin} may occur at the same address.}
1035
1036 \item \textbf{\DWLNSsetisaTARG} \\
1037 The \DWLNSsetisaTARG{} opcode takes a single
1038 unsigned LEB128\addtoindexx{LEB128!unsigned} operand and stores that value in the 
1039 \addttindex{isa}
1040 register of the state machine.
1041 \end{enumerate}
1042
1043 \needlines{8}
1044 \subsubsection{Extended Opcodes}
1045 \label{chap:extendedopcodes}
1046
1047 The extended opcodes are as follows:
1048
1049 \begin{enumerate}[1. ]
1050
1051 \item \textbf{\DWLNEendsequenceTARG} \\
1052 The \DWLNEendsequenceTARG{} opcode takes no operands. It sets the
1053 \addttindex{end\_sequence}
1054 register of the state machine to \doublequote{true} and
1055 appends a row to the matrix using the current values of the
1056 state-machine registers. Then it resets the registers to the
1057 initial values specified above 
1058 (see Section \refersec{chap:statemachineregisters}). 
1059 Every line
1060 number program sequence must end with a \DWLNEendsequence{}
1061 instruction which creates a row whose address is that of the
1062 byte after the last target machine instruction of the sequence.
1063
1064 \needlines{5}
1065 \item \textbf{\DWLNEsetaddressTARG} \\
1066 The \DWLNEsetaddressTARG{} opcode takes a single relocatable
1067 address as an operand. The size of the operand is the size
1068 of an address on the target machine. It sets the \texttt{address}
1069 register to the value given by the relocatable address and
1070 sets the \addttindex{op\_index} register to 0.
1071
1072 \textit{All of the other line number program opcodes that
1073 affect the \texttt{address} register add a delta to it. This instruction
1074 stores a relocatable value into it instead.}
1075
1076 \needlines{4}
1077 \item \textbf{\DWLNEdefinefileTARG} \\
1078 The \DWLNEdefinefileTARG{} opcode takes four operands:
1079 \begin{enumerate}[1. ]
1080
1081 \item A null\dash terminated string containing the full or relative
1082 path name of a source file. If the entry contains a file
1083 name or a relative path name, the file is located relative
1084 to either the compilation directory (as specified by the
1085 \DWATcompdir{} attribute given in the compilation unit)
1086 or one of the directories in the 
1087 \addttindex{include\_directories} section.
1088
1089 \item An unsigned LEB128\addtoindexx{LEB128!unsigned} 
1090 number representing the directory index
1091 of the directory in which the file was found.  
1092
1093 \item An unsigned LEB128\addtoindexx{LEB128!unsigned} 
1094 number representing the time of last modification
1095 of the file, or 0 if not available.  
1096
1097 \item An unsigned LEB128\addtoindexx{LEB128!unsigned}
1098 number representing the length in bytes of the file, or 0 if
1099 not available.
1100 \end{enumerate}
1101
1102 The directory index represents an entry in the
1103 \addttindex{include\_directories} section of the line number program
1104 header. The index is 0 if the file was found in the current
1105 directory of the compilation, 1 if it was found in the first
1106 directory in the \addttindex{include\_directories} section,
1107 and so on. The
1108 directory index is ignored for file names that represent full
1109 path names.
1110
1111 The primary source file is described by an entry whose path
1112 name exactly matches that given in the \DWATname{} attribute
1113 in the compilation unit, and whose directory index is 0. The
1114 files are numbered, starting at 1, in the order in which they
1115 appear; the names in the header come before names defined by
1116 the \DWLNEdefinefile{} instruction. These numbers are used
1117 in the file register of the state machine.
1118
1119 \item \textbf{\DWLNEsetdiscriminatorTARG} \\
1120 The \DWLNEsetdiscriminatorTARG{}
1121 opcode takes a single
1122 parameter, an unsigned LEB128\addtoindexx{LEB128!unsigned} 
1123 integer. It sets the
1124 \addttindex{discriminator} register to the new value.
1125
1126 \needlines{4}
1127 \item \textbf{\DWLNEdefinefileMDfiveTARG} \\
1128 The \DWLNEdefinefileMDfiveTARG{} opcode takes three operands:
1129 \begin{enumerate}[1. ]
1130
1131 \item A null\dash terminated string containing the full or relative
1132 path name of a source file. If the entry contains a file
1133 name or a relative path name, the file is located relative
1134 to either the compilation directory (as specified by the
1135 \DWATcompdir{} attribute given in the compilation unit)
1136 or one of the directories in the 
1137 \addttindex{include\_directories} section.
1138
1139 \item An unsigned LEB128\addtoindexx{LEB128!unsigned} 
1140 number representing the directory index
1141 of the directory in which the file was found.  
1142
1143 \item A 16-byte \MDfive{} digest of the file contents.
1144 \end{enumerate}
1145 The first two operands are interpreted in the same way as the 
1146 first two operands of \DWLNEdefinefile.
1147 \end{enumerate}
1148
1149 \textit{Appendix \refersec{app:linenumberprogramexample} 
1150 gives some sample line number programs.}
1151
1152 \section{Macro Information}
1153 \label{chap:macroinformation}
1154 \textit{Some languages, such as 
1155 \addtoindex{C} and 
1156 \addtoindex{C++}, provide a way to replace
1157 \addtoindexx{macro information}
1158 text in the source program with macros defined either in the
1159 source file itself, or in another file included by the source
1160 file.  Because these macros are not themselves defined in the
1161 target language, it is difficult to represent their definitions
1162 using the standard language constructs of DWARF. The debugging
1163 information therefore reflects the state of the source after
1164 the macro definition has been expanded, rather than as the
1165 programmer wrote it. The macro information table provides a way
1166 of preserving the original source in the debugging information.}
1167
1168 As described in 
1169 Section \refersec{chap:normalandpartialcompilationunitentries},
1170 the macro information for a
1171 given compilation unit is represented in the 
1172 \dotdebugmacro{}
1173 section of an object file. 
1174
1175 \needlines{4}
1176 \textit{The \dotdebugmacro{} section is new in 
1177 \DWARFVersionV, and supersedes the
1178 \dotdebugmacinfo{} section of earlier DWARF versions. 
1179 While \dotdebugmacro{} and \dotdebugmacinfo{}
1180 sections cannot both occur in the same compilation, both may be found in the 
1181 set of units that make up an executable or shared object.}
1182
1183 \textit{The representation of debugging information in the \dotdebugmacinfo{} section is specified
1184 in earlier versions of the DWARF standard. Note that the \dotdebugmacinfo{} section does not contain 
1185 any headers and does not support indirect string encodings or transparent includes (see below).}
1186
1187 The macro information for each
1188 compilation unit starts with a header followed by a series of 
1189 \doublequote{macroinfo}
1190 entries. Each macroinfo entry consists of a \doublequote{type code}
1191 followed by zero or more operands. The series of entries for a
1192 given compilation unit ends with an entry containing a type
1193 code of 0.
1194
1195 The header starts with a 2-byte \texttt{version} field, followed by a
1196 1-byte \texttt{flags} field. Additional fields may be present, depending
1197 of the value of the flags \texttt{field}. 
1198     
1199 If the least significant bit (bit 0) (the \texttt{offset\_size} flag) 
1200 in the \texttt{flags} field is clear, the header is for a 32-bit 
1201 DWARF format macro section and offsets are 4 bytes long,
1202 if it is set, the header is for a 64-bit DWARF format macro section 
1203 and offsets are 8 bytes long.
1204
1205 If the second least significant bit (bit 1) in the \texttt{flags} is set,
1206 there follows an offset in the \dotdebugline{} section of the
1207 beginning of the line number information, encoded as 4-byte offset for
1208 a 32-bit DWARF format macro section and 8-byte offset for a 64-bit DWARF format
1209 macro section.  
1210
1211 If the third least significant bit (bit 2) in the \texttt{flags} is set, there follows
1212 an \texttt{opcode\_operands} table describing the operands of the macroinfo entry types.
1213 The macroinfo entry types defined in this standard may, but need not, be
1214 described in the table, while other macroinfo entry types used in the section
1215 are described there.  Vendor extension macroinfo entry types are
1216 allocated in the range from \DWMACROlouser{} to \DWMACROhiuser. Other
1217 unassigned codes are reserved for future DWARF standards.
1218
1219 The table starts with a 1-byte \texttt{count} of the defined opcodes, followed by
1220 an entry for each of those opcodes.  Each entry starts with a 1-byte
1221 opcode number, followed by unsigned LEB128 encoded number of operands
1222 and for each operand there is a single byte describing the form in which
1223 the operand is encoded.  The allowed values are: 
1224 \DWFORMblock, \DWFORMblockone, \DWFORMblocktwo, \DWFORMblockfour,
1225 \DWFORMdataone, \DWFORMdatatwo, \DWFORMdatafour, \DWFORMdataeight, 
1226 \DWFORMsdata, \DWFORMudata, \DWFORMflag, \DWFORMsecoffset,
1227 \DWFORMstring, \DWFORMstrp{} and \DWFORMstrx.
1228
1229 \textit{The table allows a consumer to skip over unknown macroinfo entry types.}
1230
1231 \needlines{6}
1232 \subsection{Macroinfo Types}
1233 \label{chap:macroinfotypes}
1234
1235 The valid \addtoindex{macroinfo entry types} are as follows:
1236
1237 \begin{tabular}{ll}
1238 \DWMACROdefine{}            &A macro definition\\
1239 \DWMACROundef               &A macro undefinition\\
1240 \DWMACROstartfile           &The start of a new source file inclusion\\
1241 \DWMACROendfile             &The end of the current source file inclusion\\
1242 \DWMACROdefineindirect      &A macro definition (indirect name string)\\
1243 \DWMACROundefindirect       &A macro undefinition (indirect name string)\\
1244 \DWMACROtransparentinclude  &A sequence of macro information entries to include\\
1245 \DWMACROdefineindirectx     &A macro definition (indexed name string)\\
1246 \DWMACROundefindirectx      &A macro undefinition (indexed name string)\\
1247 \end{tabular}
1248
1249 \subsubsection{Define and Undefine Entries}
1250 \label{chap:defineandundefineentries}
1251 The define and undefine macro entries have three forms that
1252 use different representations of their two operands.
1253
1254 \textit{While described in pairs below, the forms of define 
1255 and undefine entries may be freely intermixed.}
1256
1257 \subsubsubsection{Define and Undefine Using Direct Strings}
1258 \label{chap:defineandundefinedirectentries}
1259 A \DWMACROdefineTARG{} or
1260 \DWMACROundefTARG{} entry has two
1261 operands. The first operand encodes the source line number 
1262 of the \texttt{\#define} or \texttt{\#undef} macro directive.
1263 The second operand consists of a null-terminated character
1264 string. 
1265
1266 In the case of a \DWMACROdefineNAME{} entry, the value of the
1267 second string is the name of the macro symbol that is defined
1268 at the indicated source line, followed immediately by the 
1269 \addtoindex{macro formal parameter list}
1270 including the surrounding parentheses (in
1271 the case of a function-like macro) followed by the definition
1272 string for the macro. If there is no formal parameter list,
1273 then the name of the defined macro is followed directly by
1274 its definition string.
1275
1276 In the case of a function-like macro definition, no whitespace
1277 characters appear between the name of the defined
1278 macro and the following left parenthesis. Also, no whitespace
1279 characters appear between successive formal parameters
1280 in the formal parameter list. (Successive formal parameters
1281 are, however, separated by commas.) Also, exactly one space
1282 character separates the right parenthesis that terminates
1283 the formal parameter list and the following definition string.
1284
1285 In the case of a \doublequote{normal} (that is, non-function-like) macro
1286 definition, exactly one space character should separate the
1287 name of the defined macro from the following definition text.
1288
1289 In the case of a \DWMACROundefNAME{} entry, the value
1290 of the second string is the name of the pre-processor
1291 symbol that is undefined at the indicated source line.
1292
1293 \subsubsubsection{Define and Undefine Using Indirect Strings}
1294 \label{chap:defineandundefineindirectentries}
1295 A \DWMACROdefineindirectTARG{} or \DWMACROundefindirectTARG{} entry has
1296 two operands.  The first operand encodes the line number of the source line
1297 on which the relevant defining or undefining macro directives appeared.
1298 The second operand consists of an offset into a string table contained in
1299 the \dotdebugstr{} section of the object file.  The size of the operand is
1300 given in the header \texttt{offset\_size} field.  Apart from the
1301 encoding of the operands these entries are equivalent to \DWMACROdefine{}
1302 and \DWMACROundef.
1303
1304 \subsubsubsection{Define and Undefine Using Indexed Strings}
1305 \label{chap:defineandundefineindexedentries}
1306 A \DWMACROdefineindirectxTARG{} or \DWMACROundefindirectxTARG{} entry has
1307 two operands.  The first operand encodes the line number of the source line
1308 on which the relevant defining or undefining macro directives appeared.
1309 The second operand is represented using an unsigned LEB128 encoded value,
1310 which is interpreted as a zero-based index into an array of offsets in the
1311 \dotdebugstroffsets{} section.  Apart from the encoding of the operands 
1312 these entries are equivalent to \DWMACROdefine{}
1313 and \DWMACROundef.
1314
1315 \subsubsection{Start File Entries}
1316 \label{chap:startfileentries}
1317 A \DWMACROstartfileTARG{} entry has two operands. The
1318 first operand encodes the line number of the source line on
1319 which the inclusion macro directive occurred.
1320 The second operand encodes a source file name index. 
1321
1322 The source file name index
1323 corresponds to a file number in the line number information
1324 table for the relevant compilation unit. This index indicates
1325 (indirectly) the name of the file that is being included by
1326 the inclusion directive on the indicated source line.
1327
1328 If a \DWMACROstartfileNAME{} entry is present, the header
1329 contains a reference to the \dotdebugline{} section of compilation.
1330
1331 \subsubsection{End File Entries}
1332 \label{chap:endfileentries}
1333 A \DWMACROendfileTARG{} entry has no operands. The presence of
1334 the entry marks the end of the current source file inclusion.
1335
1336 \subsubsection{Transparent Inclusion of a Sequence of Entries}
1337 A \DWMACROtransparentincludeTARG{} entry has one operand, an offset into
1338 another part of the \dotdebugmacro{} section.  The size of the operand
1339 is given in the header \texttt{offset\_size} field.  The
1340 \DWMACROtransparentincludeNAME{} macroinfo entry instructs the consumer to 
1341 replace it with a sequence of macroinfo entries found
1342 after the section header at the given 
1343 \dotdebugmacro{} offset, up to, but excluding,
1344 the terminating entry with type code \texttt{0}.
1345
1346 \textit{The \DWMACROtransparentincludeNAME{} entry type makes it possible 
1347 to share duplicate sequences of macroinfo entries among different compilation units.}
1348
1349 \subsection{Base Source Entries} 
1350 \label{chap:basesourceentries}
1351
1352 A producer shall generate \DWMACROstartfile{} and
1353 \DWMACROendfile{} entries for the source file submitted to
1354 the compiler for compilation. This \DWMACROstartfile{} entry
1355 has the value 0 in its line number operand and references
1356 the file entry in the line number information table for the
1357 primary source file.
1358
1359
1360 \subsection{Macroinfo Entries For Command Line Options}
1361 \label{chap:macinfoentriesforcommandlineoptions}
1362 %\DWMACROdefineINDX{}\DWMACROdefineindirectINDX{}\DWMACROindirectxINDX
1363 %\DWMACROundefINDX{}\DWMACROundefindirectINDX{}\DWMACROundefindirectxINDX
1364 In addition to producing define and undefine entries
1365 (see Section \refersec{chap:defineandundefineentries})
1366 for each of the define and undefine directives
1367 processed during compilation, the DWARF producer should
1368 generate a define or undefine entry for
1369 each pre-processor symbol which is defined or undefined by
1370 some means other than via a define or undefine directive
1371 within the compiled source text. In particular, pre-processor
1372 symbol definitions and undefinitions which occur as a
1373 result of command line options (when invoking the compiler)
1374 should be represented by their own define and
1375 undefine entries.
1376
1377 All such define and undefine entries
1378 representing compilation options should appear before the
1379 first \DWMACROstartfile{} entry for that compilation unit
1380 and should encode the value 0 in their line number operands.
1381
1382
1383 \subsection{General rules and restrictions}
1384 \label{chap:generalrulesandrestrictions}
1385
1386 All macroinfo entries within a \dotdebugmacro{}
1387 section for a
1388 given compilation unit appear in the same order in which the
1389 directives were processed by the compiler.
1390
1391 All macroinfo entries representing command line options appear
1392 in the same order as the relevant command line options
1393 were given to the compiler. In the case where the compiler
1394 itself implicitly supplies one or more macro definitions or
1395 undefinitions in addition to those which may be specified on
1396 the command line, macroinfo entries are also produced for these
1397 implicit definitions and undefinitions, and these entries
1398 also appear in the proper order relative to each other and
1399 to any definitions or undefinitions given explicitly by the
1400 user on the command line.
1401
1402
1403 \needlines{6}
1404 \section{Call Frame Information}
1405 \label{chap:callframeinformation}
1406
1407 \textit{Debuggers often need to be able to view and modify the 
1408 state of any subroutine activation that is
1409 \addtoindexx{activation!call frame}
1410 on the call stack. An activation consists of:}
1411
1412 \begin{itemize}
1413 \item \textit{A code location that is within the
1414 subroutine. This location is either the place where the program
1415 stopped when the debugger got control (e.g. a breakpoint), or
1416 is a place where a subroutine made a call or was interrupted
1417 by an asynchronous event (e.g. a signal).}
1418
1419 \item \textit{An area of memory that is allocated on a stack called a
1420 \doublequote{call frame.} The call frame is identified by an address
1421 on the stack. We refer to this address as the Canonical
1422 Frame Address or CFA. Typically, the CFA is defined to be the
1423 value of the stack pointer at the call site in the previous
1424 frame (which may be different from its value on entry to the
1425 current frame).}
1426
1427 \item \textit{A set of registers that are in use by the subroutine
1428 at the code location.}
1429
1430 \end{itemize}
1431
1432 \textit{Typically, a set of registers are designated to be preserved
1433 across a call. If a callee wishes to use such a register, it
1434 saves the value that the register had at entry time in its call
1435 frame and restores it on exit. The code that allocates space
1436 on the call frame stack and performs the save operation is
1437 called the subroutine\textquoteright s \addtoindex{prologue}, and the code that performs
1438 the restore operation and deallocates the frame is called its
1439 \addtoindex{epilogue}. Typically, the 
1440 \addtoindex{prologue} code is physically at the
1441 beginning of a subroutine and the 
1442 \addtoindex{epilogue} code is at the end.}
1443
1444 \textit{To be able to view or modify an activation that is not
1445 on the top of the call frame stack, the debugger must
1446 \doublequote{virtually unwind} the stack of activations until
1447 it finds the activation of interest.  A debugger unwinds
1448 a stack in steps. Starting with the current activation it
1449 virtually restores any registers that were preserved by the
1450 current activation and computes the predecessor\textquoteright s CFA and
1451 code location. This has the logical effect of returning from
1452 the current subroutine to its predecessor. We say that the
1453 debugger virtually unwinds the stack because the actual state
1454 of the target process is unchanged.}
1455
1456 \needlines{4}
1457 \textit{The unwinding operation needs to know where registers are
1458 saved and how to compute the predecessor\textquoteright s CFA and code
1459 location. When considering an architecture-independent way
1460 of encoding this information one has to consider a number of
1461 special things:}
1462
1463 \begin{itemize} % bullet list
1464
1465 \item \textit{Prologue 
1466 \addtoindexx{prologue}
1467 and 
1468 \addtoindex{epilogue} code is not always in 
1469 distinct \nolink{blocks}
1470 at the beginning and end of a subroutine. It is common
1471 to duplicate the \addtoindex{epilogue} code 
1472 at the site of each return
1473 from the code. Sometimes a compiler breaks up the register
1474 save/unsave operations and moves them into the body of the
1475 subroutine to just where they are needed.}
1476
1477
1478 \item \textit{Compilers use different ways to manage the call
1479 frame. Sometimes they use a frame pointer register, sometimes
1480 not.}
1481
1482 \item \textit{The algorithm to compute CFA changes as you progress through
1483 the \addtoindex{prologue} 
1484 and \addtoindex{epilogue code}. 
1485 (By definition, the CFA value
1486 does not change.)}
1487
1488 \item \textit{Some subroutines have no call frame.}
1489
1490 \item \textit{Sometimes a register is saved in another register that by
1491 convention does not need to be saved.}
1492
1493 \item \textit{Some architectures have special instructions that perform
1494 some or all of the register management in one instruction,
1495 leaving special information on the stack that indicates how
1496 registers are saved.}
1497
1498 \item \textit{Some architectures treat return address values specially. For
1499 example, in one architecture, the call instruction guarantees
1500 that the low order two bits will be zero and the return
1501 instruction ignores those bits. This leaves two bits of
1502 storage that are available to other uses that must be treated
1503 specially.}
1504
1505 \end{itemize}
1506
1507
1508 \needlines{6}
1509 \subsection{Structure of Call Frame Information}
1510 \label{chap:structureofcallframeinformation}
1511
1512 DWARF supports virtual unwinding by defining an architecture
1513 independent basis for recording how procedures save and restore
1514 registers during their lifetimes. This basis must be augmented
1515 on some machines with specific information that is defined by
1516 an architecture specific ABI authoring committee, a hardware
1517 vendor, or a compiler producer. The body defining a specific
1518 augmentation is referred to below as the \doublequote{augmenter.}
1519
1520 \needlines{8}
1521 Abstractly, this mechanism describes a very large table that
1522 has the following structure:
1523
1524 \begin{verbatim}
1525         LOC CFA R0 R1 ... RN
1526         L0
1527         L1
1528         ...
1529         LN
1530 \end{verbatim}
1531
1532
1533 The first column indicates an address for every location
1534 that contains code in a program. (In shared objects, this
1535 is an object-relative offset.) The remaining columns contain
1536 virtual unwinding rules that are associated with the indicated
1537 location.
1538
1539 The CFA column defines the rule which computes the Canonical
1540 Frame Address value; it may be either a register and a signed
1541 offset that are added together, or a DWARF expression that
1542 is evaluated.
1543
1544 The remaining columns are labelled by register number. This
1545 includes some registers that have special designation on
1546 some architectures such as the PC and the stack pointer
1547 register. (The actual mapping of registers for a particular
1548 architecture is defined by the augmenter.) The register columns
1549 contain rules that describe whether a given register has been
1550 saved and the rule to find the value for the register in the
1551 previous frame.
1552
1553 \needlines{4}
1554 The register rules are:
1555
1556 \begin{longtable}{lp{8cm}}
1557 undefined 
1558 &A register that has this rule has no recoverable value in the previous frame.
1559 (By convention, it is not preserved by a callee.) \\
1560
1561 same value
1562 &This register has not been modified from the previous frame. (By convention,
1563 it is preserved by the callee, but the callee has not modified it.) \\
1564
1565 offset(N)
1566 &The previous value of this register is saved at the address CFA+N where CFA
1567 is the current CFA value and N is a signed offset.\\
1568
1569 val\_offset(N)
1570 &The previous value of this register is the value CFA+N where CFA is the
1571 current CFA value and N is a signed offset.\\
1572
1573 register(R)
1574 &The previous value of this register is stored 
1575 in another register numbered R.\\
1576
1577 expression(E)
1578 &The previous value of this register is located at the address produced by
1579 executing the DWARF expression E (see Section \refersec{chap:dwarfexpressions}).\\
1580
1581 val\_expression(E) 
1582 &The previous value of this register is the value produced by executing the
1583 DWARF expression E (see Section \refersec{chap:dwarfexpressions}).\\
1584
1585 architectural
1586 &The rule is defined externally to this specification by the augmenter.\\
1587
1588 \end{longtable}
1589
1590 \textit{This table would be extremely large if actually constructed
1591 as described. Most of the entries at any point in the table
1592 are identical to the ones above them. The whole table can be
1593 represented quite compactly by recording just the differences
1594 starting at the beginning address of each subroutine in
1595 the program.}
1596
1597 The virtual unwind information is encoded in a self-contained
1598 section called 
1599 \dotdebugframe{}.  Entries in a 
1600 \dotdebugframe{} section
1601 are aligned on a multiple of the address size relative to
1602 the start of the section and come in two forms: a Common
1603 \addtoindexx{common information entry}
1604 Information Entry (CIE) and a 
1605 \addtoindexx{frame description entry}
1606 Frame Description Entry (FDE).
1607
1608 \textit{If the range of code addresses for a function is not
1609 contiguous, there may be multiple CIEs and FDEs corresponding
1610 to the parts of that function.}
1611
1612
1613 A Common Information Entry holds information that is shared
1614 among many Frame Description Entries. There is at least one
1615 CIE in every non-empty \dotdebugframe{} section. A CIE contains
1616 the following fields, in order:
1617 \begin{enumerate}[1. ]
1618 \item \texttt{length} (\livelink{datarep:initiallengthvalues}{initial length})  \\
1619 A constant that gives the number of bytes of the CIE structure,
1620 not including the length field itself 
1621 (see Section \refersec{datarep:initiallengthvalues}). 
1622 The
1623 size of the \texttt{length} field plus the value of \texttt{length} must be an
1624 integral multiple of the address size.
1625
1626 \item  \texttt{CIE\_id} (4 or 8 bytes, see Section \refersec{datarep:32bitand64bitdwarfformats}) \\
1627 A constant that is used to distinguish CIEs from FDEs.
1628
1629 \item  \texttt{version} (\addtoindex{ubyte}) \\
1630 A version number\addtoindexx{version number!call frame information} 
1631 (see Section \refersec{datarep:callframeinformation}). 
1632 This number is specific to the call frame information
1633 and is independent of the DWARF version number.
1634
1635 \needlines{8}
1636 \item  \texttt{augmentation} (\addtoindex{UTF\dash 8} string) \\
1637 A null\dash terminated UTF\dash 8 string that identifies the augmentation
1638 to this CIE or to the FDEs that use it. If a reader encounters
1639 an augmentation string that is unexpected, then only the
1640 following fields can be read:
1641
1642
1643 \begin{itemize}
1644
1645 \item CIE: \texttt{length, CIE\_id, version, augmentation}
1646
1647 \item FDE: \texttt{length, CIE\_pointer, initial\_location, address\_range}
1648
1649 \end{itemize}
1650 If there is no augmentation, this value is a zero byte.
1651
1652 \needlines{5}
1653 \textit{The augmentation string allows users to indicate that there
1654 is additional target\dash specific information in the CIE or FDE
1655 which is needed to unwind a stack frame. For example, this
1656 might be information about dynamically allocated data which
1657 needs to be freed on exit from the routine.}
1658
1659 \textit{Because the \dotdebugframe{} section is useful independently of
1660 any \dotdebuginfo{} section, the augmentation string always uses
1661 UTF\dash 8 encoding.}
1662
1663 \item  \texttt{address\_size} (\addtoindex{ubyte}) \\
1664 The size of a target address
1665 \addttindexx{address\_size}
1666 in this CIE and any FDEs that
1667 use it, in bytes. If a compilation unit exists for this frame,
1668 its address size must match the address size here.
1669
1670 \item  \texttt{segment\_size} (\addtoindex{ubyte}) \\
1671 The \addttindexx{segment\_size}
1672 size of a segment selector in this CIE and any FDEs that
1673 use it, in bytes.
1674
1675 \item  \addttindex{code\_alignment\_factor} (unsigned LEB128) 
1676 \addtoindexx{LEB128!unsigned}\addtoindexx{unsigned LEB128|see{LEB128, unsigned}}
1677 \addtoindexx{code alignment factor} \\
1678
1679 \addtoindexx{\textless caf\textgreater|see{code alignment factor}}
1680 constant that is factored out of all advance location
1681 instructions (see 
1682 Section \refersec{chap:rowcreationinstructions}).
1683
1684
1685 \item  \addttindex{data\_alignment\_factor} (signed LEB128)
1686 \addtoindexx{LEB128!signed}\addtoindexx{signed LEB128|see{LEB128, signed}} \\
1687 \addtoindexx{data alignment factor}
1688
1689 \addtoindexx{\textless daf\textgreater|see{data alignment factor}}
1690 constant that is factored out of certain offset instructions
1691 (see below). The resulting value is  \textit{(operand} *
1692 \texttt{data\_alignment\_factor}).
1693
1694 \item  \texttt{return\_address\_register} (unsigned LEB128)\addtoindexx{LEB128!unsigned} \\
1695 An unsigned LEB128 constant that indicates which column in the
1696 rule table represents the return address of the function. Note
1697 that this column might not correspond to an actual machine
1698 register.
1699
1700 \needlines{8}
1701 \item \texttt{initial\_instructions} (array of \addtoindex{ubyte}) \\
1702 A sequence of rules that are interpreted to create the initial
1703 setting of each column in the table.  
1704
1705 The default rule for
1706 all columns before interpretation of the initial instructions
1707 is the undefined rule. However, an ABI authoring body or a
1708 compilation system authoring body may specify an alternate
1709 default value for any or all columns.
1710
1711 \item \texttt{padding} (array of \addtoindex{ubyte}) \\
1712 Enough \DWCFAnop{} instructions to make the size of this entry
1713 match the length value above.
1714 \end{enumerate}
1715
1716 \needlines{5}
1717 An FDE contains the following fields, in order:
1718 \begin{enumerate}[1. ]
1719 \item \texttt{length} (\livelink{datarep:initiallengthvalues}{initial length})  \\
1720 A constant that gives the number of bytes of the header and
1721 instruction stream for this function, not including the length
1722 field itself 
1723 (see Section \refersec{datarep:initiallengthvalues}). 
1724 The size of the \texttt{length} field
1725 plus the value of length must be an integral multiple of the
1726 address size.
1727
1728 \item   CIE\_pointer (4 or 8 bytes, see Section \refersec{datarep:32bitand64bitdwarfformats}) \\
1729 A constant 
1730 \addtoindexx{section offset!in FDE header}
1731 offset into the \dotdebugframe{}
1732 section that denotes
1733 the CIE that is associated with this FDE.
1734
1735 \needlines{4}
1736 \item  \texttt{initial\_location} (segment selector and target address) \\
1737 The 
1738 \addttindexx{initial\_location}
1739 address of the first location associated with this table
1740 entry. 
1741 If the \addttindex{segment\_size} field of this FDE's CIE is non-zero,
1742 the initial location is preceded by a segment selector of
1743 the given length.
1744
1745 \item  \texttt{address\_range} (target address) \\
1746 The 
1747 \addttindexx{address\_range}
1748 number 
1749 \addtoindexx{target address}
1750 of bytes of program instructions described by this entry.
1751
1752 \item \texttt{instructions} (array of \addtoindex{ubyte}) \\
1753 A sequence of table defining instructions that are described below.
1754
1755 \item \texttt{padding} (array of \addtoindex{ubyte}) \\
1756 Enough \DWCFAnop{} instructions 
1757 to make the size of this entry match the length value above.
1758 \end{enumerate}
1759
1760 \needlines{8}
1761 \subsection{Call Frame Instructions}
1762 \label{chap:callframeinstructions}
1763
1764 Each call frame instruction is defined to take 0 or more
1765 operands. Some of the operands may be encoded as part of the
1766 opcode 
1767 (see Section \refersec{datarep:callframeinformation}). 
1768 The instructions are defined in
1769 the following sections.
1770
1771 \needlines{8}
1772 Some call frame instructions have operands that are encoded
1773 as DWARF expressions 
1774 (see Section \refersec{chap:generaloperations}). 
1775 The following DWARF
1776 operators cannot be used in such operands:
1777
1778
1779 \begin{itemize}
1780 \item \DWOPcalltwo, \DWOPcallfour{} 
1781 and \DWOPcallref{} operators are 
1782 not allowed in an operand of these instructions because
1783 the call frame information must not depend on other
1784 debug sections.
1785
1786 \needlines{5}
1787 \item \DWOPpushobjectaddress{} is not meaningful in an operand
1788 of these instructions because there is no object context to
1789 provide a value to push.
1790
1791 \item \DWOPcallframecfa{} is not meaningful in an operand of
1792 these instructions because its use would be circular.
1793 \end{itemize}
1794
1795 \textit{Call frame instructions to which these restrictions apply
1796 include \DWCFAdefcfaexpression, \DWCFAexpression{}
1797 and \DWCFAvalexpression.}
1798
1799 \subsubsection{Row Creation Instructions}
1800 \label{chap:rowcreationinstructions}
1801 \begin{enumerate}[1. ]
1802
1803 \item \textbf{\DWCFAsetlocTARG} \\
1804 The \DWCFAsetlocTARG{} instruction 
1805 takes a single operand that
1806 represents a target address. The required action is to create a
1807 new table row using the specified address as the location. All
1808 other values in the new row are initially identical to the
1809 current row. The new location value is always greater than
1810 the current one. 
1811 If the \addttindex{segment\_size} field of this FDE's 
1812 \addtoindex{CIE}
1813 is non\dash zero, the initial location is preceded by a segment
1814 selector of the given length.
1815
1816
1817 \item \textbf{\DWCFAadvancelocTARG} \\
1818 The \DWCFAadvancelocTARG{} instruction takes a single operand (encoded
1819 with the opcode) that represents a constant delta. The required
1820 action is to create a new table row with a location value that
1821 is computed by taking the current entry\textquoteright s location value
1822 and adding the value of 
1823 \textit{delta} * \addttindex{code\_alignment\_factor}. 
1824 All other values in the new row are initially identical to the
1825 current row
1826
1827 \item \textbf{\DWCFAadvanceloconeTARG{}} \\
1828 The \DWCFAadvanceloconeTARG{} instruction takes a single \addtoindex{ubyte}
1829 operand that represents a constant delta. This instruction
1830 is identical to \DWCFAadvanceloc{} except for the encoding
1831 and size of the delta operand.
1832
1833 \needlines{6}
1834 \item \textbf{\DWCFAadvanceloctwoTARG} \\
1835 The \DWCFAadvanceloctwoTARG{} instruction takes a single
1836 \addtoindex{uhalf}
1837 operand that represents a constant delta. This instruction
1838 is identical to \DWCFAadvanceloc{} except for the encoding
1839 and size of the delta operand.
1840
1841 \item \textbf{\DWCFAadvancelocfourTARG} \\
1842 The \DWCFAadvancelocfourTARG{} instruction takes a single
1843 \addtoindex{uword}
1844 operand that represents a constant delta. This instruction
1845 is identical to \DWCFAadvanceloc{} except for the encoding
1846 and size of the delta operand.
1847
1848 \end{enumerate}
1849
1850 \label{chap:cfadefinitioninstructions}
1851 \subsubsection{CFA Definition Instructions}
1852 \begin{enumerate}[1. ]
1853
1854 \item \textbf{\DWCFAdefcfaTARG} \\
1855 The \DWCFAdefcfaTARG{}
1856 instruction takes two unsigned LEB128\addtoindexx{LEB128!unsigned}
1857 operands representing a register number and a (non\dash factored)
1858 offset. The required action is to define the current CFA rule
1859 to use the provided register and offset.
1860
1861 \needlines{6}
1862 \item \textbf{\DWCFAdefcfasfTARG} \\
1863 The \DWCFAdefcfasfTARG{} instruction takes two operands:
1864 an unsigned LEB128 value\addtoindexx{LEB128!unsigned}
1865 representing a register number and a
1866 signed LEB128\addtoindexx{LEB128!signed} factored offset. This instruction is identical
1867 to \DWCFAdefcfa{} except that the second operand is signed
1868 and factored. The resulting offset is \textit{factored\_offset} *
1869 \addttindex{data\_alignment\_factor}.
1870
1871
1872 \item \textbf{\DWCFAdefcfaregisterTARG} \\
1873 The \DWCFAdefcfaregisterTARG{} 
1874 instruction takes a single
1875 unsigned LEB128\addtoindexx{LEB128!unsigned} operand representing a register number. The
1876 required action is to define the current CFA rule to use
1877 the provided register (but to keep the old offset). This
1878 operation is valid only if the current CFA rule is defined
1879 to use a register and offset.
1880
1881
1882 \needlines{5}
1883 \item \textbf{\DWCFAdefcfaoffsetTARG} \\
1884 The \DWCFAdefcfaoffsetTARG{} instruction takes a single
1885 unsigned LEB128\addtoindexx{LEB128!unsigned} operand representing a (non-factored)
1886 offset. The required action is to define the current CFA rule
1887 to use the provided offset (but to keep the old register). This
1888 operation is valid only if the current CFA rule is defined
1889 to use a register and offset.
1890
1891
1892 \item \textbf{\DWCFAdefcfaoffsetsfTARG} \\
1893 The \DWCFAdefcfaoffsetsfTARG{} instruction takes a signed
1894 LEB128\addtoindexx{LEB128!signed} operand representing a factored offset. This instruction
1895 is identical to \DWCFAdefcfaoffset{} except that the
1896 operand is signed and factored. The resulting offset is
1897 \textit{factored\_offset} * \addttindex{data\_alignment\_factor}.
1898 This operation
1899 is valid only if the current CFA rule is defined to use a
1900 register and offset.
1901
1902 \item \textbf{\DWCFAdefcfaexpressionTARG} \\
1903 The \DWCFAdefcfaexpressionTARG{} instruction takes a 
1904 \addtoindexx{exprloc class}
1905 single operand encoded as a 
1906 \DWFORMexprloc{} value representing a
1907 DWARF expression. The required action is to establish that
1908 expression as the means by which the current CFA is computed.
1909
1910 \textit{See Section \refersec{chap:callframeinstructions} 
1911 regarding restrictions on the DWARF
1912 expression operators that can be used.}
1913
1914 \end{enumerate}
1915
1916 \subsubsection{Register Rule Instructions}
1917 \label{chap:registerruleinstructions}
1918 \begin{enumerate}[1. ]
1919
1920 \item \textbf{\DWCFAundefinedTARG} \\
1921 The \DWCFAundefinedTARG{} instruction takes a single unsigned
1922 LEB128\addtoindexx{LEB128!unsigned} operand that represents a register number. The required
1923 action is to set the rule for the specified register to
1924 \doublequote{undefined.}
1925
1926 \item \textbf{\DWCFAsamevalueTARG} \\
1927 The \DWCFAsamevalueTARG{} instruction takes a single unsigned
1928 LEB128 operand\addtoindexx{LEB128!unsigned} that represents a register number. The required
1929 action is to set the rule for the specified register to
1930 \doublequote{same value.}
1931
1932 \item \textbf{\DWCFAoffsetTARG} \\
1933 The \DWCFAoffsetTARG{} instruction takes two operands: a register
1934 number (encoded with the opcode) and an unsigned LEB128\addtoindexx{LEB128!unsigned}
1935 constant representing a factored offset. The required action
1936 is to change the rule for the register indicated by the
1937 register number to be an offset(N) rule where the value of
1938 N is 
1939 \textit{factored offset} * \addttindex{data\_alignment\_factor}.
1940
1941 \item \textbf{\DWCFAoffsetextendedTARG} \\
1942 The \DWCFAoffsetextendedTARG{} 
1943 instruction takes two unsigned LEB128\addtoindexx{LEB128!unsigned} 
1944 operands representing a register number and a factored
1945 offset. This instruction is identical to
1946 \DWCFAoffset{} 
1947 except for the encoding and size of the register operand.
1948
1949 \item \textbf{\DWCFAoffsetextendedsfTARG} \\
1950 The \DWCFAoffsetextendedsfTARG{} 
1951 instruction takes two operands:
1952 an unsigned LEB128\addtoindexx{LEB128!unsigned} 
1953 value representing a register number and a
1954 signed LEB128 factored offset. This instruction is identical
1955 to \DWCFAoffsetextended{} 
1956 except that the second operand is
1957 signed and factored. The resulting offset is 
1958 \textit{factored\_offset} * \addttindex{data\_alignment\_factor}.
1959
1960 \needlines{4}
1961 \item \textbf{\DWCFAvaloffsetTARG} \\
1962 The \DWCFAvaloffsetTARG{} 
1963 instruction takes two unsigned
1964 LEB128 operands\addtoindexx{LEB128!unsigned} representing a register number and a
1965 factored offset. The required action is to change the rule
1966 for the register indicated by the register number to be a
1967 val\_offset(N) rule where the value of N is 
1968 \textit{factored\_offset} * \addttindex{data\_alignment\_factor}.
1969
1970 \needlines{6}
1971 \item \textbf{\DWCFAvaloffsetsfTARG} \\
1972 The \DWCFAvaloffsetsfTARG{} instruction takes two operands: an
1973 unsigned LEB128\addtoindexx{LEB128!unsigned} value representing a register number and a
1974 signed LEB128\addtoindexx{LEB128!signed} factored offset. This instruction is identical
1975 to \DWCFAvaloffset{} except that the second operand is signed
1976 and factored. The resulting offset is 
1977 \textit{factored\_offset} * \addttindex{data\_alignment\_factor}.
1978
1979 \item \textbf{\DWCFAregisterTARG} \\
1980 The \DWCFAregisterTARG{} 
1981 instruction takes two unsigned LEB128\addtoindexx{LEB128!unsigned}
1982 operands representing register numbers. The required action
1983 is to set the rule for the first register to be register(R)
1984 where R is the second register.
1985
1986 \item \textbf{\DWCFAexpressionTARG} \\
1987 The \DWCFAexpressionTARG{} instruction takes two operands: an
1988 unsigned LEB128\addtoindexx{LEB128!unsigned} 
1989 value representing a register number, and
1990 a \DWFORMblock{} 
1991 value representing a DWARF expression. 
1992 The
1993 required action is to change the rule for the register
1994 indicated by the register number to be an expression(E)
1995 rule where E is the DWARF expression. That is, the DWARF
1996 expression computes the address. The value of the CFA is
1997 pushed on the DWARF evaluation stack prior to execution of
1998 the DWARF expression.
1999
2000 \textit{See Section \refersec{chap:callframeinstructions} 
2001 regarding restrictions on the DWARF
2002 expression operators that can be used.}
2003
2004 \needlines{7}
2005 \item \textbf{\DWCFAvalexpressionTARG} \\
2006 The \DWCFAvalexpressionTARG{} instruction takes two operands:
2007 an unsigned LEB128\addtoindexx{LEB128!unsigned} 
2008 value representing a register number, and
2009 a \DWFORMblock{} 
2010 value representing a DWARF expression. The
2011 required action is to change the rule for the register
2012 indicated by the register number to be a val\_expression(E)
2013 rule where E is the DWARF expression. That is, the DWARF
2014 expression computes the value of the given register. The value
2015 of the CFA is pushed on the DWARF evaluation stack prior to
2016 execution of the DWARF expression.
2017
2018 \textit{See Section \refersec{chap:callframeinstructions} 
2019 regarding restrictions on the DWARF
2020 expression operators that can be used.}
2021
2022 \needlines{6}
2023 \item \textbf{\DWCFArestoreTARG} \\
2024 The \DWCFArestoreTARG{} instruction takes a single operand (encoded
2025 with the opcode) that represents a register number. The
2026 required action is to change the rule for the indicated
2027 register to the rule assigned it by the \texttt{initial\_instructions}
2028 in the CIE.
2029
2030 \needlines{5}
2031 \item \textbf{\DWCFArestoreextendedTARG} \\
2032 The \DWCFArestoreextendedTARG{}
2033 instruction takes a single unsigned LEB128\addtoindexx{LEB128!unsigned} 
2034 operand that represents a register number. This
2035 instruction is identical to \DWCFArestore{} except for the
2036 encoding and size of the register operand.
2037
2038 \end{enumerate}
2039
2040 \subsubsection{Row State Instructions}
2041 \label{chap:rowstateinstructions}
2042
2043 \textit{The next two instructions provide the ability to stack and
2044 retrieve complete register states. They may be useful, for
2045 example, for a compiler that moves \addtoindex{epilogue} code 
2046 into the
2047 body of a function.}
2048
2049
2050 \begin{enumerate}[1. ]
2051
2052 \item \textbf{\DWCFArememberstateTARG} \\
2053 The \DWCFArememberstateTARG{} instruction takes no operands. The
2054 required action is to push the set of rules for every register
2055 onto an implicit stack.
2056
2057 \needlines{4}
2058 \item \textbf{\DWCFArestorestateTARG} \\
2059 The \DWCFArestorestateTARG{} instruction takes no operands. The
2060 required action is to pop the set of rules off the implicit
2061 stack and place them in the current row.
2062
2063 \end{enumerate}
2064
2065 \subsubsection{Padding Instruction}
2066 \label{chap:paddinginstruction}
2067 \begin{enumerate}[1. ]
2068 \item \textbf{\DWCFAnopTARG} \\
2069 The \DWCFAnopTARG{} instruction has no operands and no required
2070 actions. It is used as padding to make a CIE or FDE an
2071 appropriate size.
2072
2073 \end{enumerate}
2074
2075 \subsection{Call Frame Instruction Usage} 
2076 \label{chap:callframeinstructionusage}
2077
2078 \textit{To determine the virtual unwind rule set for a given location
2079 (L1), one searches through the FDE headers looking at the
2080 \texttt{initial\_location} and \texttt{address\_range} values to see if L1 is
2081 contained in the FDE. If so, then:}
2082 \begin{enumerate}[1. ]
2083
2084 \item \textit{Initialize a register set by reading the
2085 \texttt{initial\_instructions} field of the associated CIE.}
2086
2087 \item \textit{Read and process the FDE\textquoteright s instruction
2088 sequence until a \DWCFAadvanceloc, 
2089 \DWCFAsetloc, or the
2090 end of the instruction stream is encountered.}
2091
2092 \item \textit{ If a \DWCFAadvanceloc{} or \DWCFAsetloc{}
2093 instruction is encountered, then compute a new location value
2094 (L2). If L1 $\geq$ L2 then process the instruction and go back
2095 to step 2.}
2096
2097 \item \textit{ The end of the instruction stream can be thought
2098 of as a \DWCFAsetloc{} (\texttt{initial\_location + address\_range})
2099 instruction. Note that the FDE is ill-formed if L2 is less
2100 than L1.}
2101
2102 \end{enumerate}
2103
2104 \textit{The rules in the register set now apply to location L1.}
2105
2106 \textit{For an example, see 
2107 Appendix \refersec{app:callframeinformationexample}.}
2108
2109
2110
2111 \subsection{Call Frame Calling Address}
2112 \label{chap:callframecallingaddress}
2113
2114 \textit{When unwinding frames, consumers frequently wish to obtain the
2115 address of the instruction which called a subroutine. This
2116 information is not always provided. Typically, however,
2117 one of the registers in the virtual unwind table is the
2118 Return Address.}
2119
2120 If a Return Address register is defined in the virtual
2121 unwind table, and its rule is undefined (for example, by
2122 \DWCFAundefined), then there is no return address and no
2123 call address, and the virtual unwind of stack activations
2124 is complete.
2125
2126 \textit{In most cases the return address is in the same context as the
2127 calling address, but that need not be the case, especially if
2128 the producer knows in some way the call never will return. The
2129 context of the 'return address' might be on a different line,
2130 in a different lexical \livelink{chap:lexicalblock}{block}, 
2131 or past the end of the calling
2132 subroutine. If a consumer were to assume that it was in the
2133 same context as the calling address, the unwind might fail.}
2134
2135 \textit{For architectures with constant-length instructions where
2136 the return address immediately follows the call instruction,
2137 a simple solution is to subtract the length of an instruction
2138 from the return address to obtain the calling instruction. For
2139 architectures with variable-length instructions (e.g.  x86),
2140 this is not possible. However, subtracting 1 from the return
2141 address, although not guaranteed to provide the exact calling
2142 address, generally will produce an address within the same
2143 context as the calling address, and that usually is sufficient.}
2144
2145
2146